数字电子钟实习报告

时间:2024.4.20

电子数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,因此得到了广泛的使用。电子数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。因此,此次设计与制做电子数字钟就是可以了解电子数字钟的原理,学会制作电子数字钟。通过电子数字钟的制作能进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法,通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法。

这次电子数字钟的设计主要是利用74LS90的计数功能来实现电子钟时、分、秒的跳变,整个设计主要分为六个模块:时模块、分模块、秒模块、分频模块、校时校分模块、整点报时模块。时、分、秒模块分别用两块74LS90实现,并且分别将它们设置为60进制,60进制,24进制。秒信号的产生用石英晶体振荡器加分频器来实现,将秒信号送入秒模块,每累计60秒发出一个分脉冲信号,分模块每累计60分钟,发出一个时脉冲信号,时模块实现对24小时的累计,通过六个七段LED显示器显示出来。整点报时电路根据计时系统的输出状态产生一脉冲信号,然后加上一个高频或低频信号送到蜂鸣器实现报时。校时电路是直接加一个脉冲信号到时计数器或者分计数器或者秒计数器来对“时”、“分”、“秒”显示数字进行校对调整。

关键词:CD4511 74LS90 分频器 晶体振荡器 校时校分电路 数字电路

1.设计目的…………………………………………………………………………04

2.设计任务…………………………………………………………………………04

3.数字电子钟的电路系统设计……………………………………………………04

3.1 设计原理………………………………………………………………………04

3.2 方案确定………………………………………………………………………05

3.2.1 设计方案……………………………………………………………………05

3.2.2 设计方案的确定……………………………………………………………06

3.3 数字电子钟的电路设计………………………………………………………06

3.3.1 时间计数电路的设计………………………………………………………06

3.3.2 整点报时电路的设计………………………………………………………07

3.3.3 校时电路的设计……………………………………………………………08

3.3.4 秒信号发生器的设计………………………………………………………08

3.3.5 译码驱动显示电路…………………………………………………………09

3.3.6 数字电子钟的整体电路……………………………………………………10

4. 电路的装配过程 ………………………………………………………………12

4.1 电路模拟仿真调试……………………………………………………………12

4.2 电路焊接………………………………………………………………………12

4.3 实物的实际调试………………………………………………………………12

4.3.1 总体的调试步骤……………………………………………………………12

4.3.2 蜂鸣器功能测试……………………………………………………………12

4.4 误差分析………………………………………………………………………12

5. 课程设计的收获、体会和建议 ………………………………………………13

参 考 文 献 …………………………………………………………………………15

附录…………………………………………………………………………………16

1.设计目的

数字电子钟是一种用数字电路技术实现时、分、秒计时的装置,与机械钟相比具有更高的准确性和直观性,且具有无机械传动装置等特点,因此得到了广泛的使用。 数字电子钟从原理上看是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。设计与制做数字电子钟可以使我们了解数字电子钟的原理,并且学会制作数字电子钟.而且通过数字电子钟的制作进一步地了解各种在制作中用到的中小规模集成电路的作用及使用方法.且由于数字电子钟包括组合逻辑电路和时序电路.通过此次课程设计可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法.

2.设计任务

设计制作一个数字电子钟指标:

(1)时间计数电路采用24进制,从00开始到23后再回到00;

(2)各用2位数码管显示时、分、秒;

(3)具有手动校时、校分功能,可以分别对时及分进行单独校时,使其校正到标准时间;

(4)计时过程具有报时功能,当时间到达整点前10秒开始,蜂鸣器1秒响1秒停地响5次;

(5)为保证计时器的稳定性及准确性,由晶体振荡器提供时间基准信号。

3.数字电子钟的电路系统设计

下面将介绍数字电子钟的整个电路系统设计的过程。包括数字电子钟的设计原理,设计方案的确定,数字电子钟的电路设计计算机仿真,电路的设计、焊接与调试几大部分。

3.1 设计原理

数字电子钟是一个对标准频率(1Hz)进行计数的计数电路。主要由振荡器、分配器、计数器、译码器和显示器电路功能模块组成。振荡器产生的时钟信号经过分频器形成秒脉冲信号,秒脉冲信号输入计数器进行计数,并把累计结果通过显示器以“时”、“分”、“秒”的顺序以数字形式显示出来。秒计数器电路计满60后触发分计数器电路,分计数器电路计满60后触发时计数器电路,当计满24小时后又开始下一轮的循环计数。

可以通过校时电路对分和时进行校时,且具有整点报时功能,当时间到达整点前10秒开始,蜂鸣器将以1秒响1秒停的形式响5次。

3.2 方案确定

通过在互联网网和图书馆查找资料和对《电子技术基础》(数字部分)的学习,讨论确定一个既符合本设计要求又具有比较强的操作性的方案作为此次设计的对象。

3.2.1 设计方案

本电路系统由晶体振荡电路,时间计数电路,校时电路,译码驱动电路组成。其中,时间计数电路用六个74LS90组成。校时电路主要由74LS00P组成RS触发器,而且加入消抖电路,达到了自动校时的效果。电路原理方框示意图如下:

图1 设计方案的设计原理图

3.2.2 设计方案的确定

(1)利用单片机实现的数字钟具有编程灵活,便于数字钟功能的扩充,即可用该数字钟发出各种控制信号,精确度高等特点。

(2)考虑到本学期所学的知识,这个课程设计给予的是一个实践的机会,因此最终选择了用数字逻辑电路来实现这个设计方案。

3.3 数字电子钟的电路设计

下面将介绍设计电路。含时间计数电路的设计、整点报时电路的设计、校时电路的设计、秒信号发生器的设计、译码驱动显示电路的设计几个部分。

3.3.1时间计数电路的设计

时间计数电路由60进制的秒计数器,60进制的分计数器和24进制的计数器组成。

图2 60进制电路

当分的74LS90芯片的进位输入端11端的脉冲进位信号传到时的脉冲输入端时,时便计数一次,并且其十位和个位的进位关系与分(秒)的十位和个位的进位关系一样。24进制计数器如下图所示:

图3 24进制电路

3.3.2 整点报时电路的设计

电路应在整点前10秒钟内开始整点报时,即是当时间在59分50秒到59分59秒期间时,报时电路报时控制信号。当时间在59分50秒到59分59秒期间时,分十位、分个位和秒十位均保持不变,分别为5、9和5,因此可将分计数器十位的Q和Q、个位的Q和Q及秒计数器十位的Q和Q相与,从而产生报时控制信号。数字钟要求在差10s为整点时开始产生每隔1s鸣叫一次的响声,共鸣五次,每次持续时间为1s。其电路如下图所示。

图4 整点报时电路

3.3.3校时电路的设计

数字电子钟开机时并不能立即显示当前时间,所以需要一个校时电路来调整到所需要的时间。根据设计要求,采用自动实现对时和分的校时,为了使校时不干扰计时,在校时电路中还加入了消抖电路,用于消除输入脉冲的不稳定性,确保校时和计时的稳定与准确。其主要原理是:先截断正常的计数通路,然后再将频率为2Hz的方波信号加到需要校正的计数单元的输入端,校正好后,再转入正常计时状态即可。

根据要求,数字钟应具有自动分校正和时校正功能,因此,应截断分个位和时个位的直接计数通路,并采用正常计时信号与校正信号可以随时切换的电路接入其中。其电路图如下(图5)。

图5 校时电路

3.3.4 秒信号发生器的设计

振荡器是数字钟的核心,振荡器的稳定度及频率的精确度决定了数字钟计时的准确度。由集成电路定时器555与RC可组成多谐振荡器,其振荡频率只有1KHz。为了获取更高的计时精度,选用晶体振荡器构成振荡器电路。一般说来,振荡器的频率越高,计时精度越高。本次设计选用R145-32的晶体振荡器,其频率为32768Hz,再经过分频芯片4060BD, 其内部有15级2分频集成电路,所以可以其中一个输出端得到2Hz的信号脉冲。再经过二次分频,方可得到1Hz的标准信号脉冲,即秒脉冲。其原理图和电路图分别入图6和图7。

图6 秒信号原理图

图7 晶体振荡电路

3.3.5 译码驱动显示电路

译码显示电路是将计数器输出的8421 BCD码译成数码管显示所需要的高低电平。所以在译码电路和数码管的选择上一定要注意配套。如我们采用阴极七段数码管,则译码电路就应选接与它配套的共阴极七段数码驱动器。译码显示电路可采用CD4511BCD-7段译码驱动器,其芯片引脚如下图所示。其中Qa、Qb、QC、Qd与十进制计数器的四个输出端相连接,A、B、C、D、E、F、G即为驱动七段数码显示器的信号。由CD4511把输进来的二进制信号翻译成十进制数字,再由数码管显示出来。计数器实现了对时间的累计并以8421BCD码的形式输送到CD4511芯片,再由4511芯片把BCD码转变为十进制数码送到数码管中显示出来。译码驱动显示电路如图8。

图8 译码驱动显示电路

3.3.6 数字电子钟的整体电路

数字电子钟的整体电路原理图如下(图9)。引线图见附录。

图9 数字电子钟的整体电路原理图

4.电路的装配过程

经过电路的模拟仿真调试后,进入实际组装配置过程。其中包括电路模拟仿真调试、电路布线焊接和实物的实际调试三个阶段。

4.1 电路模拟仿真调试

在焊接电路前,先将设计在电脑上用软件Multisim做了仿真,仿真成功后才开始电路的布线和焊接。

4.2 电路焊接

在焊接电路板的过程中,对于裸露在空气中的电线或者芯片引脚,由于受氧化,表层附有一层很薄的氧化物,会导致其导电能力下降,因此须用砂纸擦去氧化层。焊接电路时要注意导线的连接准确与否,以及焊接在一起的结点的良性。实际焊接过程中,要保证焊笔不要碰到已经焊好的线,否则焊好的线很容易脱落。

4.3 实物的实际调试

4.3.1总体的调试步骤

(1)用示波器检测石英晶振的输出信号波形和频率,输出频率应为32768Hz。

(2)将32768Hz信号送入分频电路,用示波器检测输出频率是否符合要求。

(3)将1Hz秒脉冲分别送入时、分、秒计数器,检查各组计数器的工作情况。

(4)观察较时电路的功能是否满足要求。

(5)当分频电路和计数器调试正常后,观察电子钟是否准确,正常工作。

4.3.2蜂鸣器功能测试

使数字时钟从00:59:00开始计时。当计数显示为00:59:51时,蜂鸣器开始工作,发出一秒响一秒停的有规律声音。具体是00:59:50响,00:59:52停;00:59:54响,00:59:56停;00:59:58响。 从以上测试结果可知,蜂鸣器工作完全正常,达到理论要求。

4.4误差分析

经测试,故系统在运行时有一定的误差,其原因是晶体振荡的特点所决定的,同时与芯片的内部结构有关,同时存在人为按键误差。从数据来看,最大误差比较小,完全达到设计要求。该数字钟具有较高的精确度,成功达到设计任务要求。

5. 课程设计的收获、体会和建议

数电课程设计是一个很锻炼动手能力的一次实践性活动。要完成这一次设计任务,必须先做以下的准备:

1.复习本学期所学的数电知识,弄懂设计要求和实现该功能的芯片,将局部功能的电路图设计出来,并按照课程设计的要求设计出原理图。

2.自学仿真软件Multisim,将原理图在电脑上进行仿真。

3.焊接电路板。这一部分很重要,对我们对布线及焊接技术要求比较高。同时,运用了我们上学期电工工艺实习的知识。

4.电路的调试。这基本是最后一步了,调试还是比较有难度的,因为设计出来的电路是理论上的,实际焊接会有什么问题我们不知道。要根据测试出现的问题一一找出问题根源,做出修改,直到完全符合设计要求。

在这次课程设计中收获很多。首先,以前在做数电实验时只是按照实验指导书上的步骤连接电路,并完成实验。但这一次是完全要求手动。从电路原理图的设计到布线焊接再到实现功能,都要求理解并熟悉芯片的内部结构及功能。在调试过程中要分析电路故障,一一排除,直到没问题。根据题目要求设计好电路后,选择好芯片后,在Multisim上进行仿真直到成功。领取元件和工具后就可以根据设计好的布线图来焊接电路,最好把芯片引脚图都画下来放在一边,这样焊不容易出错,焊接时要注意导线的连接,避免出现断线或者短路。焊好后,插芯片要保证每个引脚都插好,保证芯片能正常工作。通过这次课程设计,我们从实际问题的分析,电路的设计,焊接电路到调试等各个步骤,熟悉了电路的设计步骤,也清楚了注意事项,加深了对计数器,锁存器,振荡电路,整流电路,分频电路的理解。有助于我们了解理论知识,帮助我们理论联系实际,提高解决问题的能力。

同时,这次课程设计过程中所收获的体会也是很深刻的。首先,我们明白了一个道理:做事情千万不能急躁。就像在焊接电路和布线的过程中,一开始,为了尽快完成布线这一环节,走线走得比较马虎,导致某些地方出现短路,结果后来要花费大量时间找出短路的地方,效率反而降低了。明白这一点以后,我们在以后布线的过程中,抱以认真细致的态度,结果布线十分理想,再没有出现短路的地方。同时,我们也更加深刻地体会到团队协作的重要性,整个课程设计的过程中,我们3人分工协作,有人负责设计电路,有人负责焊接,有人负责设计报告的撰写,正式这种明确的分工与相互的配合,保证了课程设计的顺利完成。最后,我们明白到,单有丰富的理论知识是不够的,我们必须将理论运用到实践当中,才能更好地解决实际问题。

参 考 文 献

【1】《电子技术实验》华南农业大学工程学院电工电子教研室 2008.9

【2】康华光.电子技术基础数字部分(第五版).高等教育出版社,2006.1

【3】电子工艺实习指导书 (第三版)华南农业大学电工电子教研室

附录I

各元件引脚:

附录II 引线图

附录III

实物图

正面:

反面:

附录IV

元器件清单一览表


第二篇:数字电子钟实习报告


数 字 电 子 钟

一、设计课题:

习 报 告 数字电子钟的设计 1 通信与信息工程学院 通信工程****班******** *********

二、设计要求:

1.确定数字电子钟的总体设计方案,画出总方框功能,并进行各单元的设计,画出逻辑图。图,划分各单元电路的

2.选择元器件型号,确定元器件的参数。

3.画出逻辑图和装配图,并在面包板上组装电路。

4.自拟调整测试方案步骤,并进行电路调试,使其达到设计要求。

三、实验原理

数字电子钟用555定时器、电阻、电容连接成的多谐振荡器产生2KHz的脉冲信号,再经过3次十分频和2次二分频,即得到1Hz的秒脉冲信号, 然后通过4518计数器组成60进制计数器和24进制计数器,最后经74LS47译码器驱动数码管显示。

四、设计过程

1.总电路组成框图

数字电子钟实习报告

2.晶体振荡电路

设计振荡频率为f=2KHz ,q=2/3,由f=1/(R1+R2)Cln2,q=(R1+R2)/(R1+2R2),选取R1=R2=2.4KΩ,C1=0.1uf,C2=0.01uf 。图中8端接+5V电源时,则4端输出f=2KHz,q=2/3的方波信号。

电路如下图所示:

2

3.分频电路

4518是一个同步加计数器,在一个封装中含有两个可互换十进制计数器,

信号由EN输入,此时CP端为低电平,同时复位端也保持低电平,只有满足了这些条件时,电路才会处于计数状态.否则没办法工作。因此,可进行三次十分频,再进行一次二分频,即可得到秒脉冲。 电路如下图所示:

61234

VDD1A1B1C1D2A2B2C2D

U1

4518BP_5V

1CLK~1CLK1RST

2CLK~2CLK2RST

1CLK~1CLK1RST

2CLK~2CLK2RST

VSS

VSS

VDD1A1B1C1D2A2B2C2D

U24518BP_5V

61234

4.时、分、秒计数器

根据60s为1min,60min为1h,24h为一个计数周期的计数规律,分别确定秒、分、时的计数器。秒和分的显示均为60制,因此它们由二级十进制计数器组成,其中秒和分的个位均为十进制计数器,十位为六进制计数器,采用反馈归零法,利用4518双十进制计数器来实现。

数字电子钟实习报告

3

数字电子钟实习报告

数字电子钟实习报告

数字电子钟实习报告

5.显示电路

秒计数器、分计数器、和时计数器的计数分别输送给各自的显示译码器74LS47,经译码器输出送给各自的数码管,数码管选用七段LED数码管显示出时、分、秒的计时。

七段数码管

七段数码管是由若干个发光二极管组成显示的字段。当二极管导通时相应的一个点或一个笔划发光,控制不同组合的二极管导通,就能显示出各种字符。这类数码管分为共阳极和共阴极。

共阳:将所有发光二极管的阳极连在一起,公共端3,8接高电平,当某个字段的阴极接低电平时,对应的字段就点亮。

共阴:将所有发光二极管的阴极连在一起,公共端3,8接低电平,当某个字段的阳极接高电平时,对应的字段就点亮。 电路如下图所示:

六、实验总结

五、元器件清单

总的电路图如下:

数字电子钟实习报告

1.分工

这次的实验我主要负责计数部分的设计和整体电路的调试,整体电路的设计由两人共同完成。

面包板1个,74LS00与非门1个,74LS47译码器6个,4518双计数器5个,电阻2.4KΩ2个,数码显示管6个,555定时器1个,电容104 、103各一个 。

5

2.心得体会

这次设计是对数字电子技术课程学习的一次总结和综合学习,在设计过程中发现了许多问题,通过不断的发现问题和解决问题,使自己对数字电子技术这门课程掌握的更加熟悉。

对于这次这次的设计题目,我们很快确定了电路图,并且通过对电路进行了仿真来验证电路实现的可能性和不足之处。在后面的连接电路的过程中出现了很多问题,虽然我们根据电路图进行了电路的连接,可是在调试阶段却一直不能圆满的实现电路所要达到的功能,经过检测发现电路虽然连接在一起,可是有的根本不导通,有的则是接触不良,从而导致电路无法正常工作,在经过一一检测, 修改后电路终于能正常工作了。在此电路的基础上,可以对这个时钟电路进行功能性的扩展,比如可以增加定时电路、校时电路及年月日显示电路等,因此可以对此电路进行扩展,使其更加完善。

6

更多相关推荐:
数字电子时钟实验报告

华大计科学院数字逻辑课程设计说明书题目:多功能数字钟专业:计算机科学与技术班级:网络工程1班***学号:****完成日期:20XX-9一、设计题目与要求设计题目:多功能数字钟设计要求:1.准确计时,以数字形式显…

数字钟实验报告

数字钟实验报告课题名称:数字钟的设计与制作组员:姓名:班级:电气信息I类112班实验时间:实验地点:指导老师:一、实验目的:1.学习了解数码管,译码器,及一些中规模器件的逻辑功能和使用方法。2.学习和掌握数字钟…

数字电子钟实验报告

中北大学20xx届本科课程设计说明书目录一设计目的意义1二设计内容11总体设计方案简介12单元电路设计23总电路图64仿真结果7三结果分析8四设计总结8五设计心得9参考文献10附录11中北大学20xx届本科课程...

数字电路数字时钟课程实验报告

数字时钟设计实验报告一设计要求设计一个24小时制的数字时钟要求计时显示精度到秒有校时功能采用中小规模集成电路设计发挥增加闹钟功能二设计方案由秒时钟信号发生器计时电路和校时电路构成电路秒时钟信号发生器可由振荡器和...

数字电子钟实验报告

咸阳师范学院物理与电子工程学院课程设计报告题目班级姓名学号指导教师成绩完成日期年月1目录第一章概述3第二章数字电子钟的电路原理4第三章第四章第五章电路调试与制作11总结与体会12附录132第一章概述数字钟是采用...

数字电子钟设计实训报告

四川机电职业技术学院设计报告书数字电子钟的设计摘要本系统由晶体振荡器分频器计数器译码器七段译码显示器和校准报时电路组成采用了CMOS或TTL系列双列直插式中小规模集成芯片总体方案设计由主体电路和扩展电路两大部分...

数字电子钟课程设计报告-数电

华东交通大学理工学院课程设计报告书所属课程名称数字电子技术课程设计题目数字电子钟课程设计分院电信分院专业班级10电信2班学号20xx0210410201学生姓名陈晓娟指导教师徐?榛?012年12月18日目录第1...

数字电子钟设计EDA电子电工实习报告

大学实验报告实验名称课程名称电工电子实习专业班级学生姓名STT学号成绩指导教师实验日期

数字电子钟实验报告

开放创新实践1报告题目学年20xx20xx学期1专业电子信息工程班级学号姓名学号姓名陈锦锋指导教师王阳时间20xx年12月21日20xx年1月4日浙江万里学院电子信息学院一设计要求和指标1用24小时小时制进行时...

多功能数字电子钟实验报告

一设计题目多功能数字电子钟二设计目的1掌握数字电路中计数分频译码显示及时钟脉冲振荡器等组合逻辑电路与时序逻辑电路的综合应用2掌握多功能数字钟电路设计方法装调技术及数字钟的扩展应用三设计内容及要求1基本要求a准确...

Multisim数字时钟设计实习报告

Multisim实习报告数字时钟设计学院专业班级姓名学号年月一实验目的1234学习一个EDA电子辅助设计软件MultiSim学习MultiSim的基本操作熟悉MultiSim元器件库如果是库中没有的元器件如何进...

数字电子技术实验报告

实验十一组合逻辑电路分析一实验目的1掌握组合逻辑电路的分析方法2验证半加器全加器半减器全减器奇偶校验器原码反码转换器逻辑功能二实验设备及器件1实验箱台1套2数字万用表1块374LS00四二输入与非门2片474L...

数字电子钟实验报告(38篇)